윤명철 사진

윤명철 | 공과대학 전자전기공학과 (제2공학관)

  • 직급:
    교수

교수소개

서울대학교 전자공학과에서 학사 및 석사학위를 취득하고 1988년 현대전자
반도체 연구소에 입사하여 DRAM 설계를 담당하였다. 재직기간 중
The University of Texas at Austin 에서 Parallel Computer에서의 Memory
Consistency Model에 관한 논문으로 Ph.D. 학위를 취득하였다.
2002년까지 현대전자 (현 하이닉스)에서 System IC설계를 담당하였으며 또한
이동통신연구소 (현 팬택&큐리텔)에서 CDMA 핸드폰 개발에 참여하였다.
그 후 대구경북과학기술연구원(DGIST)를 거쳐 2006년 이후 본교에 재직 중이
다. 멀티미디어 응용분야에서의 알고리즘 개발과 관련 임베디드씨스템 및
SoC 개발을 주로 연구하고 있다.

학력

  • [1986] 학사 서울대학교 / 전자공학과
  • [1988] 석사 서울대학교 / 전자공학과
  • [1998] 박사 Univ. of Texas at Austin / 전자컴퓨터공학과 / 집적회로 설계

주요연구분야

Embedded System 설계
디지털 씨스템 설계

컨설팅 가능 분야

VLSI/SoC 설계
디지털 씨스템 설계
임베디드 씨스템

연구업적

  • 일반논문[20221005] Design of an Efficient k-Winners-Take-All Module for ASIC Design
  • 일반논문[20220901] A Fast (7, 3)-adder Circuit for High-speed Multiplier Design
  • 일반논문[20220825] A Novel Architecture of Asynchronous Sorting Engine Module for ASIC Design
  • 일반논문[20191230] Design of an efficient (m, 3)-adder circuit for implementation of high-performance multipliers
  • 일반논문[20191030] Design of a fast multiplier with (m, 3)-adders
  • 일반논문[20190630] The VLSI design of a high-speed sorting engine by using demultiplexer array
  • 일반논문[20190531] A VLSI design of a high-speed parallel digital k-winners-take-all circuit
  • 일반논문[20150801] A Parallel Search Algorithm and Its Implementation for Digital k-Winners-Take-All Circuit
  • 일반논문[20150401] A VLSI Design for Scalable High-Speed Digital Winner-Take-All Circuit
  • 일반논문[20141201] 다층 PCB 공정의 작업량 단축을 위한 작업 층기준의 전층 VIA 규칙 설정 방법
  • 일반논문[20140801] A Two-bit Bus-Invert Coding Scheme With a Mid-level State Bus-Line for Low Power VLSI Design
  • 일반논문[20121201] Achieving Maximum Performance for Bus-Invert Coding with Time-Splitting Transmitter Circuit
  • 일반논문[20120725] Detection And Countermeasure Scheme For Call-Disruption Attacks On SIP-Based Voip Services
  • 일반논문[20110228] 내부 트리거 발생회로를 이용한 고속의 디지털 Maximum Selector 회로의 설계
  • 일반논문[20110131] Race 없는 신뢰성 높은 디지털 Winner-Take-All 회로의 개발
  • 일반논문[20091130] 보조선을 사용하지 않은Sequence Switch Coding 회로의 설계
  • 일반논문[20080101] Backward Channel Protection Based on Randomized Tree-Walking Algorithm and Its Analysis for Securing RFID Tag Information and Privacy
  • 일반논문[20070625] Flip-Driver를 이용한 효율적인 Bus-Invert Coding 회로의 설계
  • 일반논문[20070401] A Novel Low-Power Bus Design for Bus-Invert Coding
  • 일반논문[20070228] 고속 인터넷 백본망에서의 분산형 서비스 거부 공격 탐지 방법
캠퍼스별 교무팀