김규철 사진

김규철 | 공과대학 응용컴퓨터공학과

  • 직급:
    교수

소개

서울대학교 물리학과를 졸업하고 동 대학원에서 고체물리를 전공하여 석사학
위를 취득하였음. 석사 논문의 주제는 GaP LED의 제작 및 특성에 관한 연구였
음. 미국 NCSU에서 전공을 물리학에서 전자공학으로 바꾸어 GaAs 레이저를
연구하였음. 그후 University of Wisconsin @ Madison으로 대학을 옮겨 컴퓨
터 공학을 전공하였음. 집적회로 테스팅 및 설계 분야를 주전공으로 연구하였
고 부전공으로 컴퓨터 과학을 공부하여 석사 및 박사학위를 취득하였음. 박사
학위 논문 주제는 디지탈 집적회로의 자동 테스트 패턴 생성에 관한 연구였음.
주관심분야는 집적회로 설계 및 테스팅이나 CAD, Cryptography, 광통신, 압력
센서 신호처리, 역진동 정류기등 다양한 분야의 연구를 수행하고 있음.

학력

  • [1978] 학사 서울대학교 물리학
  • [1980] 석사 서울대학교 대학원 물리학
  • [1986] 석사 Univ. of Wisconsin(Madison) 전자컴퓨터
  • [1992] 박사 Univ. of Wisconsin(Madison) ECE 직접회로설계

주요연구분야

Embedded System Design
SoC Testing
반도체 센서 신호처리 회로, 광통신 송수신 회로
역진동 정류기, PDP Driver 제어기
집적회로 설계 및 테스팅

컨설팅 가능 분야

Design For Testability
Digital VLSI Design
Embedded System Design
SoC Design and Testing

연구업적

  • 연구보고서[19991231] 인증알고리즘 구현에 관한 연구
  • 연구보고서[19980731] 저전력 고성능 Macro 및 Datapath Library 개발에 관한 연구(1차년도)
  • 일반논문[20141201] Testbench Implementation for FPGA based Nuclear Safety Class System using OVM
  • 일반논문[20140930] FPGA기반 원전용 제어기 코드커버리지 개선
  • 일반논문[20140625] Functional Verification of a Safety Class Controller for NPPs Using a UVM Register Model
  • 일반논문[20110228] 프록시를 이용한 NoC의 병목현상 해소 방법
  • 일반논문[20091230] Low-Area Wrapper Cell Design for Hierarchical SoC Testing
  • 일반논문[20090630] 동적 재구성이 가능한 SoC 3중 버스구조
  • 일반논문[20071230] TAU Generation2를 이용한 임베디드 시스템 설계 및 구현
  • 일반논문[20071230] 실수곱셈기를 이용한 64포인트 FFT 프로세서의 설계
  • 일반논문[20071230] 동적재구성이 가능한 고성능 시스템온칩 버스 구조
  • 일반논문[20000810] GSM에 적합한 인증 알고리즘의 VHDL 구현
  • 일반논문[19990228] 패턴 공유를 이용한 게이트 지연 고장 검사 패턴의 생성
  • 일반논문[19981130] 經路遲延故障 시뮬레이션의 效率的인 動的 메모리 使用에 관한 硏究
  • 일반논문[19980930] 고장검사 적용시의 버스충돌에 관한 연구
  • 일반논문[19980831] 經路遲延故障 시뮬레이션의 活性化된 經路 探索에 관한 硏究
  • 일반논문[19960701] HYSIM: Hybrid Fault Simulation for Synchronous Sequential Circuits
  • 일반논문[19960630] Path Delay Fault Sumulation for Synchronous Sequential Circuits
  • 일반논문[19950501] A Multimedia Querry Languge for Object Oriented Multimedia Database
  • 일반논문[19920520] A Study of Automatic Test Pattern Generation Systems
  • 일반논문[19900801] Improved Test Generation for High-Activity Circuits
  • 일반논문[19891201] Speeding Up the PODEM Test Generation Process
  • 저서/역서[20080425] 전자회로
  • 저서/역서[20010310] 메모리 테스트
  • 저서/역서[19991205] 80x86 마이크로프로세서
  • 저서/역서[19990901] 알기쉬운 수치해석(전개정판)
  • 저서/역서[19990220] 알기쉬운 논리회로
  • 저서/역서[19960215] 고급 마이크로프로세서 시스템 설계
  • 저서/역서[19950220] 알기쉬운 수치해석
  • 학술발표[20120424] Functional Verification of a PLD Type Trip Controller for NPPs
  • 학술발표[20090516] 효율적인 통신을 위한 프록시 기반의 NoC 구조에 관한 연구
  • 학술발표[20080516] 저면적 복소곱셈기를 이용한 64포인트 FFT 프로세서의 구현
  • 학술발표[20080510] 효율적인 데이터 전송을 위한 동적 재구성이 가능한 버스구조에 대한 연구
  • 학술발표[20080510] Reduced Complex Multiplier를 이용한 64-포인트 FFT 프로세서의 구현
  • 학술발표[20071027] 동적재구성이 가능한 고성능 시스템온칩 버스구조에 관한 연구
  • 학술발표[20010512] FTTH용 Optical Fiber Link Receiver의 설계
  • 학술발표[20001125] 카운팅 방법을 사용한 연역적 고장시뮬레이션의 구현
  • 학술발표[20001125] 고장 시뮬레이션 가속화 알고리즘에 관한 연구
  • 학술발표[20001125] VHDL을 이용한 GSM 시스템의 A3 알고리즘 구현
  • 학술발표[20000706] 카운팅 방법을 사용한 고장 시뮬레이션
  • 학술발표[19990626] 내장자가검사회로의 설계
  • 학술발표[19990508] Circular Self-Test Path를 이용한 내장 자가 검사 회로의 설계
  • 학술발표[19981121] 동시고장 시뮬레이터의 메모리 효율 및 성능향상에 관한 연구
  • 학술발표[19981121] 조합회로에 대한 게이트 지연 검사 패턴 생성기의 속도향상에 관한 연구
  • 학술발표[19930401] CCSTG:An Efficient Test Pattern Generator for Sequential Cirauits
  • 학술발표[19921101] Reduction of Dynamic Memory Usage in Concurret Fault Simulation for Synchronous Sequential Cirauits
  • 학술발표[19920401] On Fault Delition Problem in Concurrent Fault Simulation for Synchronous Sequential Circuits
캠퍼스별 교무팀